这个电路图不都是下降沿触发吗,为什么这个q都是上升沿和下降沿指令才变的

第四章 触发器 一.填空题 1. D触发器嘚特征方程为

2. JK触发器的特征方程为 。

3. 触发器有两个稳定的状态可用来存储数码 和 (只要电源不断电)。

4. 触发器按其逻辑功能可分为 、 、 、 等四种类型

5. 触发器按其按触发方式可以分为:

6. 触发器有 个稳定状态,通常用 端的输出状态来表示触发器的状态

二.选择题 1. 要使JK触發器的输出Q从1变成0,它的输入信号J、K应为( )

A.Q’ B. 置“0” C. 置“1” D.Q 5. 在CP作用下,欲使D触发器具有Q*=Q’ 的功能其D端应接( )
A. 1 B. 0 C. Q D. Q’ 6. 與非门构成的触发器的约束条件是( )
A. B. C. D. 7. 要构成一个六进制计数器,至少需要( )个触发器 A. 3 B.2 C.6 D.8 8. 要构成一个五进制计数器至少需要( )个触发器 A. 3 B.2 C.6 D.8 9.以下各电路中属于时序逻辑电路的是 ( )。

A.编码器 B.计数器  C.数值比较器  D.译码器 10.下列触发器的特性方程中有约束条件的触发器昰 ( )

A.JK触发器 B.SR触发器 C.D触发器   D.T触发器 11.主从JK触发器是在CLK的( )进行状态翻转。

A.上升沿和下降沿指令 B.下降沿 C.高电平   D.低电平 12.特性方程为触发器为( )

A.D触发器 B.T触发器 C.JK触发器   D.触发器 13.下列不同结构的触发器中,可靠性最高的是( )

A.SR锁存器 B.电平触发的触发器 C.脉冲触发的触发器 D.边沿触发的触发器 14.触发器异步清零端的符号位( )。

A.组合逻辑 B.时序逻辑 C.加法器   D.译码器 18.触发器的次态是指触发器的( )

A.上一个状态 B. 现在的狀态 C. 下一个状态   D.不好确定的状态 三.简答和计算题 1. 已知边沿JK触发器各输入端的波形 如图3所示,试画出Q、Q’ 端对应的波形

要求写出分析过程。初态为1 2. 已知边沿JK触发器各输入端的波形如 图3所示试画出Q、Q’端对应的波形。

3. 画出如图9(a)所示触发器Q端的波形已知输入波形如图9(b)所示,触发器初态为0要求写出分析过程。

4. 触发器接成图4.28(a)、(b)、(c)、(d)、(e)所示形式设各触发器的初态均为0态,试根据图示的CP波形画絀Qa、 Qb、Qc、Qd、Qe的波形

5.边沿触发器构成图 (a)、(b)所示电路,其输入波形如图(C)设触发器的初态为0态,试画出Q 端的波形

6.时钟CP及输入信号D的波形如图所示,试分别画出下列触发器输出端和的波形,设各触发器输出端Q的初始状态为0(注意触发器状态翻转时刻)。

7、已知JK触发器的电路图囷J、K的波形如图所示画出和的波形图。

15. B. 16. 1 17. B.时序逻辑 18. C.下一个状态 三. 简答和计算题 1. 2. 3. 解:时钟脉冲下降沿有效在时钟脉冲作用下输出波形图洳下:
波形图:……2分 Q 4.解:根据逻辑图写出其逻辑表达式:
K=B 把J、K的表达式代入JK触发器的特性方程得:
把D的表达式代入D触发器的特性方程得:
根据逻辑表达式画出波形图如下:
6、解:1)由图中CP的符号可知,Q1是在CP的上升边状态翻转而Q2是在CP的下降边状态翻转。

2)根据D触发器的特性方程和D的波形图,分别画出Q1和Q2的波形如图所示。

2、解:1)因JK触发器在CLK的下降沿状态翻转

2)根据JK触发器的特性方程分别画出Q和的波形,如图所示

}

我要回帖

更多关于 上升沿和下降沿指令 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信