如何在fpga逻辑中产生固定延时fpga脉冲发生器

基于FPGA的TH_UWB窄脉冲信号发生器设计与实现_李晓欢_百度文库
两大类热门资源免费畅读
续费一年阅读会员,立省24元!
基于FPGA的TH_UWB窄脉冲信号发生器设计与实现_李晓欢
上传于|0|0|暂无简介
阅读已结束,如果下载本文需要使用0下载券
想免费下载更多文档?
定制HR最喜欢的简历
你可能喜欢->【Altera FPGA小组】
想请教一个脉冲信号问题,我的信号频率是80MHz,但时钟是窄脉冲的,脉宽只有200皮秒,CPLD或者FPGA能够捕捉识别吗?
另外,在器件选型中有 pin to pin delay,这个指的是器件外部引脚间信号的延时,还是指内部的门电路延时,如非门的输入到输出的延时。Speed grades 是不是就是指的门电路延时。
本人目前设计的一个电路有窄脉冲信号,想用CPLD做逻辑控制,希望这个窄脉冲信号进入CPLD后不能有很大的延时,最大不超过2ns,另外,CPLD的时钟希望能达到300MHz,请问有这样的器件吗?如果CPLD不行,那FPGA呢?文档分类:
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,
下载前请先预览,预览内容跟原文是一样的,在线预览图片经过高度压缩,下载原文更清晰。
您的浏览器不支持进度条
下载文档到电脑,查找使用更方便
还剩?页未读,继续阅读
播放器加载中,请稍候...
该用户其他文档
下载所得到的文件列表基于fpga的高精度脉冲宽度测量大学本科毕业设计(论文).doc
文档介绍:
中南民族大学毕业论文(设计) 学院: 电子信息工程学院专业: 通信工程年级: 2011 题目: 基于 FPGA 的高精度脉冲宽度测量学生姓名: ╳╳╳学号: ╳╳╳╳╳指导教师姓名: ╳╳职称:副教授 2015 年5月 26日中南民族大学本科毕业论文(设计)原创性声明本人郑重声明: 所呈交的论文是本人在导师的指导下独立进行研究所取得的研究成果。除了文中特别加以标注引用的内容外, 本论文不包含任何其他个人或集体已经发表或撰写的成果作品。本人完全意识到本声明的法律后果由本人承担。作者签名: 年月日注:本页放在学位论文封面后,目录前面目录摘要............................................................................................................................................. 1 Abstract ..................................................................................................................................... 1 1、引言....................................................................................................................................... 2 2、脉冲及脉冲参数测量的理论与定义................................................................................. 2 2.1 脉冲的简单定义.......................................................................................................... 2 2.2 脉冲参数的简单定义.................................................................................................. 2 2.3 脉冲宽度测量的背景及实际意义.............................................................................. 3 3、常用的脉冲宽度测量方法介绍........................................................................................... 3 3.1 用示波器直接测量脉冲宽度...................................................................................... 3 3.2 基于定时/计数器测量脉冲宽度的一般原理及采用的方法.................................... 4 3.3 基于单片机的脉冲宽度测量...................................................................................... 5 3.4 基于 FPGA 的脉冲宽度测量........................................................................................ 5 3.5 脉宽测量方案比较及确定.......................................................................................... 6 4、基于 FPGA 脉宽测量的相关技术与开发工具..................................................................... 6 4.1 EDA 的简单介绍及主要特征....................................................................................... 6 4.1.1 EDA 的简单介绍................................................................................................ 6 4.1.2 EDA 的主要特征................................................................................................ 7 4.2 FPGA 的基本结构......................................................................................................... 8 4.2.1 可编程逻辑块 CLB ............................................................................................ 8 4.2.2 输入/输出模块 IOB .......................................................................................... 8 4.2.3 可编程互连资源 IR .......................................................................................... 9 4.3 开发工具 Quartus II简介...................................................................................... 9 5、基于 FPGA 的脉冲宽度测量的总体设计........................................................................... 10 5.1 基本原理......................................................................................1
内容来自淘豆网转载请标明出处.推荐这篇日记的豆列
······ 上传我的文档
 下载
 收藏
该文档贡献者很忙,什么也没留下。
 下载此文档
正在努力加载中...
FPGA面试题及答案总结
下载积分:200
内容提示:FPGA面试题及答案总结
文档格式:PDF|
浏览次数:160|
上传日期: 05:17:01|
文档星级:
该用户还上传了这些文档
FPGA面试题及答案总结
官方公共微信}

我要回帖

更多关于 fpga 脉冲压缩 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信