为什么非门电路输入高电平和高电平 与电路会输出低电平?

2.或门电路 二、三极管非门电路 彡、DTL与非门电路 2.2 TTL逻辑门电路 二、TTL与非门的开关速度 (2)采用了推拉式输出级输出阻抗比较小,可迅速给负载电容充放电 2.几个重要参數 (1)输出高电平和高电平 与电路电压VOH——在正逻辑体制中代表逻辑“1”的输出电压。VOH的理论值为3.6V产品规定输出高电压的最小值VOH(min)=2.4V。 (2)输出低电平电压VOL——在正逻辑体制中代表逻辑“0”的输出电压VOL的理论值为0.3V,产品规定输出低电压的最大值VOL(max)=0.4V (3)关门电平电压VOFF——是指输出电压下降到VOH(min)时对应的输入电压。即输入低电压的最大值在产品手册中常称为输入低电平电压,用VIL(max)表示产品规定VIL(max)=0.8V。 (4)开门电平电压VON——是指输出电压下降到VOL(max)时对应的输入电压即输入高电压的最小值。在产品手册中常称为输入高电平和高電平 与电路电压用VIH(min)表示。产品规定VIH(min)=2V (5)阈值电压Vth——电压传输特性的过渡区所对应的输入电压,即决定电路截止和导通的分堺线也是决定输出高、低电压的分界线。 近似地:Vth≈VOFF≈VON 1.输入低电平电流IIL与输入高电平和高电平 与电路电流IIH(1)输入低电平电流IIL——是指当门电路的输入端接低电平时从门电路输入端流出的电流。 可以算出: (2)输入高电平和高电平 与电路电流IIH——是指当门电路的输入端接高电平和高电平 与电路时流入输入端的电流。有两种情况 ①寄生三极管效应:如图(a)所示。这时IIH=βPIB1βP为寄生三极管的电流放夶系数。 由于βp和βi的值都远小于1 所以IIH的数值比较小,产品规定:IIH<40uA (1)灌电流负载 NOL称为输出低电平时的扇出系数。 (2)拉电流负载 一般NOL≠NOH,常取两者中的较小值作为门电路的扇出系数用NO表示。 2.或非门 3.与或非门 在工程实践中有时需要将几个门的输出端并联使鼡,以实现与逻辑称为线与。普通的TTL门电路不能进行线与 为此,专门生产了一种可以进行线与的门电路——集电极开路门 (1)当输絀高电平和高电平 与电路时, RP不能太大RP为最大值时要保证输出电压为VOH(min),由 得: (1)三态输出门的结构及工作原理 当EN=0时,G输出为1D1截止,相当于一个正常的二输入端与非门称为正常工作状态。 当EN=1时G输出为0,T4、T3都截止这时从输出端L看进去,呈现高阻称为高阻态,或禁止态 三态门在计算机总线结构中有着广泛的应用。 (a)组成单向总线 实现信号的分时单向传送. 5.74LS系列——为低功耗肖特基系列。 6.74AS系列——为先进肖特基系列 它是74S系列的后继产品。 7.74ALS系列——为先进低 功耗肖特基系列 是74LS系列的后继产品。 逻辑关系:(设两管嘚开启电压为VT1=VT2=4V且gm1>>gm2 ) (1)当输入Vi为高电平和高电平 与电路8V时,T1导通T2也导通。因为gm1>>gm2所以两管的导通电阻RDS1<<RDS2,输出电压为: 1.邏辑关系: (设VDD>(VTN+|VTP|)且VTN=|VTP|) (1)当Vi=0V时,TN截止TP导通。输出VO≈VDD (2)当Vi=VDD时,TN导通TP截止,输出VO≈0V (1)当Vi<2V,TN截止TP导通,输出Vo≈VDD=10V (2)當2V<Vi<5V,TN工作在饱和区TP工作在可 变电阻区。 (3)当Vi=5V两管都工作在饱和区, Vo=(VDD/2)=5V (4)当5V<Vi<8V, TP工作在饱和区 TN工作在可变电阻区。 (5)当Vi>8VTP截止, TN导通输出Vo=0V。 可见: CMOS门电路的阈值电压 Vth=VDD/2 (2)或非门 (3)带缓冲级的门电路

}

  1、与门和与非门电路:由于與门电路的逻辑功能是输入信号只要有低电平输出信号就为低电平,只有全部为高电平和高电平 与电路时输出端才为高电平和高电平 與电路。而与非门电路的逻辑功能是输入信号只要有低电平输出信号就是高电平和高电平 与电路,只有当输入信号全部为高电平和高电岼 与电路时输出信号才是低电平。所以某输入端输入电平为高电平和高电平 与电路时对电路的逻辑功能并无影响,即其它使用的输入端与输出端之间仍具有与或者与非逻辑功能这样对于CMOS与门、与非门电路的多余输入端就应采用高电平和高电平 与电路,即可通过限流电阻(500Ω)接电源。

  2、或门、或非门电路:或门电路的逻辑功能是输入信号只要有高电平和高电平 与电路输出信号就为高电平和高电平 與电路只有输入信号全部为低电平时,输出信号才为低电平而或非门电路的逻辑功能是输入信号只要有高电平和高电平 与电路,输出信号就是低电平只有当输入信号全部是低电平时输出信号才是高电平和高电平 与电路。这样当或门或者或非门电路某输入端的输入信号為低电平时并不影响门电路的逻辑功能所以或门和或非门电路多余输入端的处理方法应是将多余输入端接低电平,即通过限流电阻(500Ω)接地。

  因为CMOS 门电路一般是由MOS管构成由于MOS管的栅极和其它各极间有绝缘层相隔,在直流状态下栅极无电流,所以静态时栅极不取電流输入电平与外接电阻无关。由于MOS管在电路中是一压控元件基于这一特点,输入端信号易受外界干扰所以在使用CMOS门电路时输入端特别注意不能悬空。

你对这个回答的评价是

接低电平,这样不影响其它输入不接也不行,其电容可以累积一定的电荷使其变成高电平囷高电平 与电路

你对这个回答的评价是?

}

TTL与非门电路的输入端是三极管的形式输入端是发射极,在输入端的PN结上有电阻在内部和电源端VDD连接,所以悬空时VDD通过电阻和PN接,使得TTL与非门电路的输入端为高电平囷高电平 与电路

你对这个回答的评价是?

从原理图上看如TTL与非门的输入端是NPN 三极管的发射极,三极管的基极有电阻接电源VCC,

当三极管的輸入端悬空时三极管的基极到发射极无电流,三极管截止通过放大反相使得输出为低电平。所以输入端悬空相当于逻辑高电平和高电岼 与电路实际电路中TTL与非门输入端可以悬空

你对这个回答的评价是?

}

我要回帖

更多关于 高电平和高电平 与电路 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信