有关于74ls191电机驱动芯片有哪些问题

74LS系列集成电路分类及常用芯片功能_文档下载_文档资料库
当前位置: >>
74LS系列集成电路分类及常用芯片功能
常用芯片简介一、数字集成电路的分类与特点 数字集成电路有双极型集成电路(如TTL、ECL)和单极型集成电路(如CMOS) 两大类,每类中又包含有不同的系列品种1 TTL数字集成电路 这类集成电路内部输入级和输出级都是晶体管结构,属于双极型数字集成电 路。其主要系列有:1.74 C 系列 这是早期的产品,现仍在使用,但正逐渐被淘汰。 2.74H C 系列 这是74 C 系列的改进型,属于高速TTL产品。其“与非门 ”的平均传输时间达10ns左右,但电路的静态功耗较大, 目前该系列产品使用越来越少,逐渐被淘汰。1 3.74S C 系列 这是TTL的高速型肖特基系列。在该系列中,采用了抗饱和肖特基二极管,速度较 高,但品种较少。4.74LS C 系列 这是当前TTL类型中的主要产品系列。品种和生产厂家都非常多。性能价格比比较高 ,目前在中小规模电路中应用非常普遍。 5.74ALS C 系列 这是“先进的低功耗肖特基”系列。属于74LS C 系列的后继产品,速度(典型值为 4ns)、功耗(典型值为1mW)等方面都有较大的改进,但价格比较高。6.74AS C 系列 这是74S C 系列的后继产品,尤其速度(典型值为1.5ns)有显著的提高,又称“ 先进超高速肖特基”系列。2 2 CMOS集成电路CMOS数字集成电路是利用NMOS管和PMOS管巧妙组合成的电路,属于一种微功 耗的数字集成电路。主要系列有:1.标准型B系列 该系列是以美国RCA公司的CD4000B系列和CD4500B系列制定的,与美国 Motorola公司的MC14000B系列和MC14500B系列产品完全兼容。该系列产品 的最大特点是工作电源电压范围宽(3~18V)、功耗最小、速度较低、品种 多、价格低廉,是目前CMOS集成电路的主要应用产品。2.74HC C 系列 54/74HC C 系列是高速CMOS标准逻辑电路系列,具有与74LS C 系列同等的工 作度和CMOS集成电路固有的低功耗及电源电压范围宽等特点。74HCxxx是 74LSxxx同序号的翻版,型号最后几位数字相同,表示电路的逻辑功能、管脚 排列完全兼容,为用74HC替代74LS提供了方便。3 3.74AC C 系列 该系列又称“先进的CMOS集成电路”,54/74AC 系列具有与74AS系列等 同的工作速度和与CMOS集成电路固有的低功耗及电源电压范围宽等特点 。 CMOS集成电路的主要特点有: (1)具有非常低的静态功耗。在电源电压VCC=5V时,中规模集成电路的静 态功耗小于100mW。 (2)具有非常高的输入阻抗。正常工作的CMOS集成电路,其输入保护二极 管处于反偏状态,直流输入阻抗大于100MΩ。 (3)宽的电源电压范围。CMOS集成电路标准B系列产品的电源 电压为3~18V。 (4)扇出能力强。在低频工作时,一个输出端可驱动CMOS器件50个以上输 入端。 (5)抗干扰能力强。CMOS集成电路的电压噪声容限可达电源电压值的45% ,且高电平和低电平的噪声容限值基本相等。 (6)逻辑摆幅大。CMOS电路在空载时,输出高电平VOH≥VCC-0.05V,输出 低电平V0L≤0.05V。 4 二 数字集成电路的应用要点 1 数字集成电路使用中注意事项1.仔细认真查阅使用器件型号的资料 对于要使用的集成电路,首先要根据手册查出该型号器件的资料,注意器件的管脚排 列图接线,按参数表给出的参数规范使用,在使用中,不得超过最大额定值(如电源 电压、环境温度、输出电流等),否则将损坏器件。2.注意电源电压的稳定性 为了保证电路的稳定性,供电电源的质量一定要好,要稳压。在电源的引线端并联大 的滤波电容,以避免由于电源通断的瞬间而产生冲击电压。更注意不要将电源的极性 接反,否则将会损坏器件。5 3.采用合适的方法焊接集成电路 在需要弯曲管脚引线时,不要靠近根部弯曲。焊接前不允许用 刀刮去引线上的镀金层,焊接所用的烙铁功率不应超过25W, 焊接时间不应过长。焊接时最好选用中性焊剂。焊接后严禁将 器件连同印制线路板放入有机溶液中浸泡。 4.注意设计工艺,增强抗干扰措施 在设计印刷线路板时,应避免引线过长,以防止窜扰和对信号 传输延迟。此外要把电源线设计的宽些,地线要进行大面积接 地,这样可减少接地噪声干扰。2 TTL集成电路使用应注意的问题1.正确选择电源电压 TTL集成电路的电源电压允许变化范围比较窄,一般在4.5V~5.5V之间。 在使用时更不能将电源与地颠倒接错,否则将会因为过大电流而造成器件 损坏。6 2.对输入端的处理 TTL集成电路的各个输入端不能直接与高于+5.5V和低于-0.5V的 低内阻电源连接。对多余的输入端最好不要悬空。虽然悬空相 当于高电平,并不影响“与门、与非门”的逻辑关系,但悬空 容易接受干扰,有时会造成电路的误动作。因此,多余输入端 要根据实际需要作适当处理。例如“与门、与非门”的多余输 入端可直接接到电源Vcc上;也可将不同的输入端共用一个电阻 连接到Vcc上;或将多余的输入端并联使用。对于“或门、或非 门”的多余输入端应直接接地。 对于触发器等中规模集成电路来说,不使用的输入端不能悬空 ,应根据逻辑功能接入适当电平。 3.对于输出端的处理 除“三态门、集电极开路门”外,TTL集成电路的输出端不 允许并联使用。如果将几个“集电极开路门”电路的输出端 并联,实现线与功能时,应在输出端与电源之间接入一个计算 好的上拉电阻。 集成门电路的输出更不允许与电源或地短路,否则可能造成 器件损坏。7 3 CMOS集成电路使用应注意的问题1.正确选择电源 由于CMOS集成电路的工作电源电压范围比较宽(CDB:3~18V),选择 电源电压时首先考虑要避免超过极限电源电压。其次要注意电源电压的高低将影响电 路的工作频率。降低电源电压会引起电路工作频率下降或增加传输延迟时间。例如 CMOS触发器,当Vcc由+15V下降到+3V时,其最高频率将从10MHz下降到几十kHz。2.防止CMOS电路出现可控硅效应的措施 当CMOS电路输入端施加的电压过高(大于电源电压)或过低(小于0V),或者 电源电压突然变化时,电源电流可能会迅速增大,烧坏器件,这种现象称为可控硅 效应。 预防可控硅效应的措施主要有: (1)输入端信号幅度不能大于Vcc和小于0V。8 (2)要消除电源上的干扰。 (3)在条件允许的情况下,尽可能降低电源电压。如果电路工作频率比较低,用+5V 电源供电最好。 (4)对使用的电源加限流措施,使电源电流被限制在30mA以内。常用的电源限流电 路如图4.2.1所示。R=(Ec-Vcc)/30mA R1 2EcVcc CMOS? ? ? ? DW C Vss9VCC_CIRCLE 3.对输入端的处理 在使用CMOS电路器件时,对输入端一般要求如下: (1)应保证输入信号幅值不超过CMOS电路的电源电压。即 满足VSS≤VI≤Vcc,一般VSS=0V。 (2)输入脉冲信号的上升和下降时间一般应小于数ms,否则 电路工作不稳定或损坏器件。 (3)所有不用的输入端不能悬空,应根据实际要求接入适当 的电压(Vcc或0V)。由于CMOS集成电路输入阻抗极高,一 旦输入端悬空,极易受外界噪声影响,从而破坏了电路的正常 逻辑关系,也可能感应静电,造成栅极被击穿。 4.对输出端的处理 (1)CMOS电路的输出端不能直接连到一起。否则导通的P沟道 MOS场效应管和导通的N沟道MOS场效应管形成低阻通路,造成电 源短路。 (2)在CMOS逻辑系统设计中,应尽量减少电容负载。电容负载 会降低CMOS集成电路的工作速度和增加功耗。10 (3)CMOS电路在特定条件下可以并联使用。当同一芯片上2个 以上同样器件并联使用(例如各种门电路)时,可增大输出灌电 流和拉电流负载能力,同样也提高了电路的速度。但器件的输出 端并联,输入端也必须并联。 (4)从CMOS器件的输出驱动电流大小来看,CMOS电路的驱动 能力比TTL电路要差很多,一般CMOS器件的输出只能驱动一个 LS-TTL负载。但从驱动和它本身相同的负载来看,CMOS的扇出 系数比TTL电路大的多(CMOS的扇出系数≥500)。CMOS电路 驱动其他负载,一般要外加一级驱动器接口电路。11 三 数字集成电路的接口电路 在使用数字集成电路设计一个电子系统时,经常把不同类型的集成电路进行转接, 这就需要增加接口电路,使各级电平或阻抗相匹配。1 TTL与CMOS接口下图是TTL电路与CMOS电路采用不同电源电压时的接口电路。C是加速 电容,能改善频率响应,使信号波形的上、下沿更加陡直。假如TTL与 CMOS电路采用同样的电源(+5V),为提高TTL输出的高电平,应在 其输出端与+5V端接一只上拉电阻。电路如图4.3.1(b)所示。 +10V1VCC_CIRCLEVCC_CIRCLE+5VVCC_CIRCLER3 4.7K C122+5V CMOS V0 9013 T3TTL100pF2 1Rp 2K A B TTL2A B R1 5.1K R2 10K21CMOS V01(a)(b)12 2 CMOS电路驱动LED或继电器接口电路下图a电路是CMOS驱动小型直流继电器的接口电路。当CMOS 输出高电平时,三极管饱和,继电器线圈有电流通过,继电器 吸合,可驱动报警器或执行机构工作。反之,继电器不动作。 为了保护三极管,在继电器线圈两端并联一只续流二极管。注 意二极管的极性不得接反,否则不仅起不到保护作用,还使继 电器无法正常工作。 在数字仪器中,经常要用发光二极管(LED)作电平指示或工 作指示灯。此时可将LED串一限流电阻代替三极管集电极负载 。电路如下图b。VCC_CIRCLE+12V2D 1N4001 CMOS A R11 2 1JR2VCC_CIRCLE151021 2T1LEDB51K 9013T2231CMOS A1R1 5.1K2 129013R28050310KB32+10V13(b)(a)1 3 利用光电耦合器构成的接口电路下图电路是利用光电耦合器4N25组成的晶闸管触发接口电路。该电路 由同相驱动器74LS07、4N25、三极管、变压器和整流电路等组成。触 发电路使用独立电源,触发脉冲由A、B两端输出,A端为正输出端。 当同相驱动器74LS07输出低电平时,光电耦合器的输出端导通,晶体 管9013导通,A、B端有触发脉冲输出。反之,晶体管截止,触发脉冲 结束。VCC_CIRCLE+5V4N2511R3 512T1 1 5 VCC_CIRCLE24 +? 18V - 2?4 8C1R1 150 74LS0711 1+? 220V ?VCC_CIRCLE VCC_CIRCLEuF2R2 3K3R4 33022VCC_CIRCLEB ¤ ? ? ? ? ?? ? A314 下图是利用光电耦合器构成的另一种接口电路。用于触发双向晶闸 管,不需要另外的触发电源,利用双向晶闸管的工作电源作为触发 电源。MOC3021是双向晶闸管输出型的光电耦合器,输出端的额 定电压为400V,最大输出电流为1A,最大隔离电压为7500V,输入 端控制电流小于15mA。当74LS07输出低电平时,MOC3021的输入 端有电流流入,输出端的双向晶闸管导通,触发外部的双向晶闸管 KS导通。反之,MOC3021输出端的双向晶闸管关断,外部双向晶 闸管KS在外部电压过零后也关断。VCC_CIRCLE+5VR1 15021MOC3021 11274LS076R21 2 1R3 2K2ZfVCC_CIRCLE330 C 4 0.22uF 2KS? ?220VVCC_CIRCLE15 四 集成逻辑门电路1 集成反相器与缓冲器在数字电路中,反相器就是“非门”电路。其中74LS04是通用型六 反相器。 与该器件具有相同的逻辑功能且管脚排列兼容的器件有:74HC04 (CMOS器件)、CD4069(CMOS器件)等 74LS05也是六反相器,该器件的封装、引脚排列、逻辑功能均与 74LS04相同,不同的是74LS05是集电极开路输出(简称OC门)。在 实际使用时,必须在输出端至电源正端接一个1kΩ~3kΩ的上拉电阻。 缓冲器:的输出与输入信号同相位,它用于改变输入输出电平以及提 高电路的驱动能力。图4.4.1(b)是集电极开路输出同相驱动器74LS07 管脚排列图。该器件的输出管耐压为30V,吸收电流可达40mA左右。 与之兼容的器件有74HC07(CMOS)、74LS17。16 若需要更强的驱动能力门电路,可采用ULN2000A系列。该系列包括 ULN2001A~ULN2005A。管脚排列如下图c所示。内部有7个相同的驱动门。 ULN2000A系列的吸收电流可达500mA,输出管耐压为50V左右,故它们有很强 的低电平驱动能力,可用于小型继电器、微型步进电机的相绕组驱动。下图所 示电路为ULN2000A驱动一直流继电器的典型接法。Vcc 6A 6Y 5A 5Y 4A 4Y Vcc 6A 6Y 5A 5Y 4A 4YVCC_CIRCLE74LS0474LS071/7 ULN2000A3A 3Y GND1+12V9J1A1Y2A2Y3A3Y GND1A1Y2A2Y (b)(a)1Y2Y3Y4Y5Y6Y7YCOM161/7 ULN2000AVCC_CIR+12VULN2000AGND19J16171A 2A 3A 4A (c) 5A 6A 7A GND GND 2 集成与门和与非门 常见的与门有2输入、3输入和4输入等几种;与非门有2输入、3 输入、8输入及13输入等几种。下图为74LS系列和74HC系列管 脚排列图。下图为D4000B/MC 14000B系列管脚排列图。Vcc 1C 1Y 3C 3B 3A 3Y Vcc 4B 4A 4Y 3B 3A 3Y Vcc 2D 2C NC 2B 2A 2Y1A 1B2A2B 2C2Y GND1A1B1Y 2A 2B 2Y GND 74LS081A 1B NC1C 1D 74LS211Y GND74LS11 Vcc 4B 4A 4Y 3B 3A 3Y Vcc1C 1Y 3C3B3A 3YVcc 2D 2C NC2B2A2Y181A 1B 1Y 2A 2B 2Y GND 74LS00 1A 1B 2A 2B 2C 2Y GND 1A 1B NC 1C 1D 74LS20 1Y GND 74LS10 3 集成或门和或非门各种或门和或非门的管脚排列如下图所示。Vcc4A4B4Y 3A3B3YVcc 3A3B 3C3Y 2C2Y+ + +++ ++1A1B1Y2A 2B2Y GND2A2B1A 1B1C1Y GND74LS32(74HC32) 3Y74LS75)Vcc4A4B4Y 3A3BVcc 2Y2D 2C2B2A NC+ + ++1A1B1Y2A 2B2Y GND1Y 1A74LS02(74HC02)74LS02)+ +1B 1C 1D NC GND19 4 集成异或门异或门是实现数码比较常用的一种集成电路。常用的异或门集成电路管脚排列 图如下图所示。Vcc 4B4A4Y 3B3A3YVcc 4A 4B4Y 3Y3B3A++++++++1A 1B1Y2A 2B2Y GND1A1B 1Y 2Y2A 2B GND74LS86(74HC86)CD407020 5 集成门电路的应用1、方波发生器 振荡频率:1 1CD 40 11 Uo utf ?2 . 2 RCVi CD 40 11 Uo ut控制端1 121RsRC2Rs2 2RC21 2、晶体振荡器C 20 MH z 74 LS 00 Uo ut Uo ut 30 pR1 4 70 R R2 4 702 2CD4069 1G1112561G23G34 U01Rf 10M2CD4069 U0R2 470K2R1 1002 1G1VCC_CIRCLEG2VC1C Rp 1000pF 100K2C1 30pFJTC2 5/30pF222 3、倍压电路+1 8V CD 40 691N 41 48BC2 0 .0 47u F1 1R1 1 0k R 2. 7k2 2C1 1 00 0p23 4、水位显示器+6 V1R1 10 0k2CD 40 6911N 41 48R2 1 k A R3 4 7k2B红21蜂鸣器 C 0. 01 uF绿24 五 数字集成电路及应用1 集成编码器 编码器的逻辑功能是将加在电路若干个输入端中的某一个输入 端的信号变换成相应的一组二进制代码输出。常用的编码器集成 电路有8/3线优先编码器和10/4线优先编码器等器件。 下图a是8/3线优先编码器74LS148的管脚排列图。I0~I7是输入 信号输入端,输入8个信号,低电平有效。C、B、A为三输出端, 可组成8组二进制码输出,且为反码输出。在I0~I7输入端中, 优先权排列顺序为I7(最高)……I0(最低)。74LS148编码器的真 值表如表所示。 下图b是10/4线优先编码器74LS147的管脚排列图。下该器件无使 能控制端。它有9根输入线I1~I9,4根输出线DCBA,编码优先权 顺序为I9(最高)……I1(最低),输入为低电平有效,输出为反 码输出。74LS147编码器的真值表如表4-2。25 Vcc EO GS 16I3I2I1I0A 9Vcc NC 16DI3I2I1I9A 974LS148/348 1 8 174LS147 8I4I5I6I7 (a)EICB GNDI4I5I6I7 (b)I8CBGND2 集成译码器译码是编码的相反过程,译码器是将输入的二进制代码翻译成相应的输 出信号以表示编码时所赋予原意的电路。常用的集成译码器有二进制译码器、 二―十进制译码器和BCD―7段译码器。26 74LS138是一种常用的二进制译码器。有3个输入端A、B、C接受 二进制编码,输出端Y0~Y7共8条译码输出线。74LS138的管脚排列 图如下图a所示。其真值表见表4-3所示。另外74LS137是具有地址 锁存功能的3/8译码器,与74LS138相比,仅4号管脚不同,在 74LS137中,该脚为锁存控制Vcc Y0 Y1 Y2 Y3 Y4 Y5 Y6 Vcc A B C D Y9 Y8 Y716 74LS138 1916 74LS429818A VccB fC gG2 A G2 B (a) a bG1 Y7 GND c d eY0 VccY1 fY2 Y3 Y4 (b) g a bY5 cY6 GND d e16 74LS48 1916 CD45119818BCLTBI/RBORBI (c)DAGNDBCLTBILEDAVss(d)27 74LS48可直接驱动共阴极LED数码管而不需外接限流电阻。 74LS46/47的管脚排列与74LS48完全相同,所不同的是输出a~g为反 码输出,且输出端为集电极开路形式,可用于驱动共阳极7段LED数 码管。 CD4511也是一种BCD-7段显示译码器,它属于CMOS器件,高电平输 出电流可达25mA。其管脚排列见图所示。真值表如表4-6所示。该 器件用于驱动共阴极7段LED数码管。 3 集成数据选择器 数据选择器是一种能从多路平行输入数据中,任选一路作为输出信号的 电路。但只能传送数字信号,不能传送模拟信号。这种器件在微机系统、 数字通讯设备使用较多。28 Vcc D4 D5 D6 D7 A0 A1 A2Vcc 2E A0 2D3 2D2 2D1 2D0 2Y16 74LS151/251 19 74LS153/2538 1E A1 1D3 1D2 1D1 1D0 1Y GND (b)D3 D2 D1 D0 Y (a)YE GND29 4 集成数字运算电路数字运算电路包括数字比较器、半加器、全加器、奇偶检测器等逻辑单元电路。 下面简单介绍几种常用的数字运算 路。 74LS85和CD4585B是其功能相似的4位二进制码比较器。其管脚排列图分别见)和图。 功能表见表。&B&BFAV ccA3B2A2 A1B1A0B0FAV ccA3B3B0 A0B116 74 LS 85 1916 C D45 859818&B=B&BA &B=BA &BA &BA =BA &BA =BFAFAFAFAB3G NDB2A2A1V ss30 常用的全加器集成电路是74LS183,它是包含两个完全独立的全加器。可实现2 位二进制数加法运算。管脚排列如下图a所示。74LS283则是一个四位二进制加法 器,可实现4位二进制数的加法运算。其管脚排列如下图所示。Vcc 2A 2B 2Cn 2Cn+1 NC 2S 14 74LS183 1 8Vcc B2 A2 S2 A3 B3 S3 C4 16 74LS283 1 8 91A NC 1B 1Cn 1Cn+1 1S GND (a)S1 B1 A1 S0 A0 B0 C0 GND (b)31 六 中规模时序逻辑集成电路1 集成触发器和锁存器常用负边沿集成J-K触发器有74LS76、74LS112、74LS114等,常用的集成正边沿JK触发器有74LS109、CD4027等。它们都是在一片芯片内包含了两个相同且独立的JK触发器。它们不仅包含CP、J、K信号输入端,而且还具有复位、置位功能。他们 的管脚排列和功能表,不作详细讨论。D触发器也是一种常用的双稳态电路,常用 的集成D触发器有74LS74、CD4013等。74LS74和CD4013的不同是“复位”和“置数” 所要求的信号电平高低不同,它们每片都包含两个独立的D触发器。管脚排列见下 图a和b所示。32 Vcc 2Rd2D 2CP 2Sd 2Q2QVcc 2Q2Q 2CP 2Rd 2D 2Sd14 74LS74 1814 CD401387171Rd1D 1CP 1Sd1Q 1Q GND1Q1Q 1CP 1Rd 1D 1Sd Vss(a)(b)锁存器有无输出控制信号和带输出控制信号两种类型。无输出控制信号的D锁存 器有74LS77、74LS75、74LS375等,它们的功能是当输入控制端G为高电平时,D锁存 器中的门是打开的,输入数据D通过门传输到输出Q端;当G为低电平时,门是关闭的, 输出数据Q保持上次输入的数据,即为锁存状态。象这类锁存器又称“透明锁存器”。33 带输出控制信号的锁存器常用的有74LS373、74HC573、74HC563等。它们的数 据输出端是三态输出。Vcc Q7 D7 D6 Q6 Q5 D5D4Q4 G2074LS373111OE Q0 D0 D110Q1 Q2 D2 D3 Q3 GND34 2 集成移位寄存器移位寄存器是暂时记忆数据的“寄存器”,其特征是具有将数据向左或向右移动的 功能。移位寄存器有各种形式。按存数据的位数有4位、8位等,按“输入/输出数据” 形式有“串入/串出”、“串入/并出”、“并入/串出”、“并入/并入”等。Vcc Q7Q6 Q5 Q4 CRCPVcc 16CI D3 D2D1 D0SIQ714 74LS164 189 74LS165718DA D Q0 BQ1 Q2Q3 GNDS/L CPD4D5 D6 D7Q7 GND(a)(b)35 3 集成计数器计数器具有累积计数脉冲的功能。它是数字电路系统中一个十分重要的 逻辑部件,目前生产厂家已制造出了具有不同功能的集成计数芯片,各种 计数器的不同点主要表现在计数方式(同步计数或异步计数)、输出编码 形式(自然二进制码、BCD编码、时序分配输出)、计数规律(加法计数或 可逆计数)、预置方式(同步预置或异步预置)以及复位方式(同步复位 或异步复位)等六个方面。下面将简单介绍几种常用的集成计数器。二进制计数器。常用多级异步二进制计数器有CD4020、CD4024、CD4040及 CD4060。其中CD4024是7级串行二进制计数器,CD4040是12级计数器, CD4020及CD4060是14级串行二进制计数器36 十进制计数器的编码一般都是BCD码,常见的十进制加法计数器有 74LS160、74LS162及CD4518等。74LS160和74LS162管脚排列和逻辑功能完 全相同(与74LS161、74LS163管脚相同,但74LS161、74LS163是4位二进制 计数器),所不同的是74LS160是异步清零,而74LS162是同步清零可逆计数器。所谓“可逆计数器”是指该器件不仅能完成加法计数,而且也能实 现减法计数。常见的可逆计数器有74LS190/74LS191和74LS192/74LS193等。其中 74LS190/74LS191是单时钟同步加/减计数器,管脚排列完全相同,如图4.6.4(d)所示。所 不同的是74LS190是十进制计数器,而74LS191是二进制计数器。37 Vcc Q10 Q9 Q7 Q8 R 16 CD4040 1CP Q0Vcc CO Q0 Q1 Q2 Q3 ET LD 16 74LS163 9Vcc 2R 2Q3 2Q2 2Q1 2Q0 2EN 2CP 16 CD4518 9981818Q11 Q6 Q5Q4 Q3 Q2 Q1 VssRCP D0 D1 D2 D3 EPGND1CP 1EN1Q0 1Q1 1Q2 1Q3 1R Vss(a)B Vcc D0 CP QRC Qc/Q LD D2 D3(b)Vcc D0 R BO CO LD D2 D3 9 74LS192/193 8 1 8 1(c)Vcc CP Q2 D2 D1 Q1 U/ D B/ D 16 CD16 74LS190/191 1916D1Q1 Q0 CI U /D Q2 Q3 GNDD1 Q1 Q0 CP- CP+ Q2 Q3 GNDLD Q3 D3 D0 CI Q0 CO Vss(d)(e)(f)38 时序脉冲分配器。它的功能是在时钟脉冲的作用下,实现顺序脉冲产生功能,整 个输出时序是Q0―Q1―Q2……Q7……依次出现与时钟同步的高电平,宽度等于时钟周 期。这也属于计数器。常见的时序脉冲发生器有CD4017和CD4022两种,CD4017是十 进制脉冲分配器,有Q0~Q9十个输出端;CD4022是八进制脉冲分配器,有Q0~Q7 八个输出端。它们的管脚排列见下图a所示。Vcc R 16CPE CO Q9 Q4Q89 CD401718Q5 Q1Q0 Q2 Q6Q7 Q3Vss39(a) 40 七 常用集成模拟开关模拟开关是用于接通和断开模拟信号(也包括数字信号)的开关。它具有功耗低、 速度快、体积小、无机械触点及使用寿命长等优点。故在电子电路中获得广泛应用1单刀单掷型集成模拟开关常用的集成器件是CD4066,该器件为通用4开关,内部包含4只独立的可控CMOS开关, 其管脚排列如图4.7.1(a)所示。四只开关各有控制端C端和两个可互换的输入/输出端 (I/O),当C=1(VCC)时,模拟开关导通;反之,模拟开关断开。41 Vcc 1C 4C 4I/O 4O/I 3O/I 3I/O 14 CDVccXCOM 1X 0X A0 A1 A2Vcc 2X 1X 0X 3X A0 A1 A2 16 CD4051816 YCOM CD4053 1998181I/O 1O/I 2O/I 2I/O 2C 3C Vss1Y 0Y 1Z ZCOM 0Z INH V Vss EE4X 6X XCOM 7X 5X INH V Vss EE(a)(b)(c)2单刀双掷型集成模拟开关CD4053是三组二选一双向模拟开关,其管脚排列图见图4.7.1(b)。图中X、Y、Z表示三个 通道, A0、A1、A2分别是X、Y、Z通道的三个控制信号。例如,当A0=0时,K1开关与0X信 号接通;当A0=1时,K1开关与1X信号接通。同理,A1、A2对K2、K3的控制作用也是一样。 INH是禁止端,当INH=1时,三组模拟开关全部断开。42 另外,该器件有三个电源端子,其中VCC是正电源端,VEE是模 拟地,VSS是数字地。例如当VCC=5V,VSS=0V,VEE= -5V时,可用 0~5V的数字信号控制幅值为±5V的模拟信号的传输。3单刀多掷型集成模拟开关此类器件常用的有CD4052、CD4051、CD4067等。CD4052是双四选一 模拟开关;CD4051是八选一模拟开关;CD4067是十六选一模拟开关。 它们的基本功能是一样的,均包含有地址输入端、禁止端、多路信号 输入端、公共通道信号输出端等。它们均是双向开关。43 八 集成单稳态触发器在数字电路控制系统中,有时需要定时、延时、脉冲 展宽等操作,专用于完成这种功能的集成电路,就是 “集成单稳态触发器”。目前常用的集成器件有74LS121、 74LS122、74LS123、CD4538及CD4098等,它们使用非常方 便简单,只需外接一只电容和电阻即可得到输出所需宽 度的脉冲。 1集成可重复触发单稳态触发器常用的集成器件有CD3,它们都是双单稳态触发器。其管脚排 列图如下图a所示,它们的功能表见下表a和表b2Rx,2Cx1Rx,1CxVcc 2Cx2Rd 2A 2B 2Q 2QVcc1Cx 1Q 2Q 2Rd 2B 2A 9 74LS123/221Vcc NC NC Cx,Rx Cx Rin NC 14 74LS121 816 CD98 1916818172Rx,2Cx1Rx,1Cx1Cx1Rd 1A 1B 1Q 1Q Vss1A 1B 1Rd 1Q 2Q 2CxVssQ NC A1 A2 B Q GND(a)(b)45 CD4538是精密型单稳态触发器,在整个允许工作的温度范围内,相对脉冲输出宽度 的误差仅在±0.5%以内。输出脉宽计算公式为:tW ? R X C X可用于10ms~数秒以上的定时。外接定时元件参数范围是:CX≥0(无明确上限值) 一般上限实用范围可达数十mF;RX≥5kΩ。电路定时元件RX、CX的接法如下图。VccV C C _ C IR C L E1RXt W ? 0 . 45 R X C X46CX2CxR x /C x22 九 集成D/A和A/D转换器1集成D/A转换器1. 10位D/A转换器AD7520AD7520 D/A转换器内部不带输入锁存器,无参考电压及电压输出电路。这种芯片 在应用时,不能直接和微处理器的数据总线相连,必须通过具有输出锁存功能的I/O 口和锁存器相连。47 AD7520是一种廉价的D/A转换芯片,内部由CMOS电流开关和T形电阻网络构成, 其电路结构如图4.9.1(a)所示,该芯片的管脚排列如图4.9.1(b)所示。图中D9~D0为数 据输入端;VCC为主电源输入端(5~15V);VREF为参考电压输入端(-10V~+10V); RF为反馈输入端;GND为数字地;Iout1、Iout2为电流输出端。由于AD7520本身带负 载能力弱,因此其输出必须通过运算放大器将Iout1和Iout2转换成相应的电压输出, 单极工作方式基本连接见图4.9.2。输出电压为:U 0 ? ? I out1 ? R F ? ?N 210? V REF48 D9 D8 ? REF ?V1......AD7520D0R1 500215 4513 14Vcc +15VVCC_CIRCLEVCC_CIRCLEI out2 I out1 ? ? A741+ 3 25006132116 R2U02VCC_CIRCLEA49 2集成A/D转换器A/D转换器的功能是把输入模拟电压或电流转换成与它成正比的数字量。 A/D转换器种类很多,但从原理上通常可分为以下四种:计数器式A/D转换 器,逐次逼近式A/D转换器,并行A/D转换器、双积分式A/D转换器。1. 8位集成逐次逼近式A/D转换器ADC0809ADC0809由八路模拟开关、地址锁存与译码器、比较器、256电阻阶梯、树状 开关、逐次逼近式寄存器SAR、控制电路和三态输出锁存器等组成,内部结构 如下图a所示。管脚排列图见下图b。该器件采用DIP封装,共28条引脚,现分四 组简述如下:(1)IN0~IN7。IN0~IN7为八路模拟电压输入线,用于输入被转换的模拟 电压。 50 (2)地址输入线和控制线(4条)。ALE为地址锁存允许输入线,高电平 有效。当ALE线为高电平时,A2、A1、A0三条地址线上地址信号得以锁存, 经译码后控制八路模拟开关工作。当A2A1A0=000时,选中IN0输入端上的模 拟电压进行A/D转换;同理,当A2A1A0=001时,选中IN1输入端上的电压进 行转换;依次类推,当A2A1A0=111时,选中IN7输入端上的电压进行转换。(3)数字量输出端及控制线(共11条)。START为“启动脉冲”输入线, 该脉冲由数字控制系统提供,宽度要大于100ns,上升沿清零SAR,下降沿 启动ADC工作。EOC为转换结束输出线,该线输出高电平表示A/D转换已结 束,数字量已锁入“三态输出锁存器”。D7~D0为数字量输出线,D7为最 高位,D0为最低位。OE为“输出允许”线,当OE为高电平时,可使D7~D0 引脚上输出转换后的数字量。51 (4)电源线及时钟(5条)。CLOCK为时钟输入线,用于为ADC0809提供逐 次比较所需时钟脉冲序列,最高频率650kHz。VCC为电源输入线,范围5~15V; GND为地线;VREF(+)和VREF(-)为参考电压输入线,通常VREF(+)和VCC相连, VREF(-)和GND相连。START CLOCKIN2 IN1 IN0 IN3 IN4 IN5 IN6 IN7 1 28? ? ? ? ? ? ? ?EOC D0IN0 IN1 IN2 IN3 IN4 IN5 IN6 IN7° ? ? ? ? ? ? ? ? ? ? ? ÷ ? ? ? ? ? ? ? ? ? ÷ ±? ? ? ? ? ü ? ? ÷ ? ? ±? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ÷ ?A0 A1 A2 ALE D7 D6 D5D1 D2 D3 D4 D5 D6 D7 OESARADC0809STARTEOC D3 OECLOCKVccD4 D0VREF (+)GND D1A0 A1 A2 ALE256? ?? ? ? è ?? ? ?? ? ? ? ? ? è è è ÷ ? ? ? ?V15 14REF(-)D2VREF (+)VREF (-)52(b)(a) 2.位双积分式A/D转换器ICL71061 2ICL7106是目前广泛应用的一种 的构成3位A/D转换器,可方便位液晶显示的数字电压表。ICL7106的主要性能特点为:(1)采用7~15V单电源供电,可选用9V叠层电池。低功耗(约16mW)。 (2)输入阻抗高(1010Ω)。内设时钟电路、+2.8V基准电源、异或门输出电 1 路,能直接驱动 3 位液晶显示器。 2(3)A/D转换精度高达±0.05%,。且具有自动调零、自动判定极性等功能。(4)外围电路简单,仅需配5只电阻、5只电容和LCD显示器,即可构成一块 DVM(直流电压表)表头。其抗干扰能力强,可靠性高。53 OSC2OSC1OSC3TESTVREF+C REF+VREF-C REF-COM IN+ IN- CAZ BUT INT Vss g2c3a3g3 BP4021ICL7106120Vcc d1 c1b1 a1f1g1 e1d2 c2b2 a2f2e2d3 b3f3e3 bc4 POL54 Vcc1OSC1 OSC2 OSC3 C1 100pF R1 1 120K2LCD? ? ? ? ? ?T EST VREF+11K R22 1R3 24K 2VREFC REF+ CREF-C2 0.1uF R41ICL7106COM1MVCC_CIRCLE 2IN+ IN- CAZBUT INT VssC3 C410.1uF 0.47uF 56K2+ ? ? ? è VCC_CIRCLER5 C5 0.22uF9V202155 十 集成V/F、F/V变换器 V/F变换即电压到频率的变换,表示输出信号频率f0与输入电压VI 成正比。F/V变换即频率到电压的变换,表示输出电压V0与输入频率 fI成正比。目前实现V/F变换和F/V的变换方法很多,有由分离元件组 成的变换电路,也有各种集成电路,这类集成电路使用简单,调试 方便,转换精度也比较高,是目前首选器件。下面将重点介绍LMx31 系列V/F、F/V变换器。 ?LMx31系列V/F、F/V变换器介绍LMx31系列包括LM131A/LM131、LM231A/LM231、LM331A/LM331, 该系列的器件是一种性能价格比较高的集成电路,很适合用作精 密频率电压转换器、长时间积分器、线性频率调制或解调等功能 电路。56 其主要特点有: ??双电源或单电源供电(单电源在4~40V范围内均能工作)。 ??高的线性度(0.01%)。 ??脉冲输出与所有逻辑形式兼容。 ??稳定性好,温度系数≤50?10-6/℃。 ??功耗低,当电源为5V时,功耗为15mW。 ??动态范围宽(10kHz满量程频率下最小值为100dB)。 ??满量程频率范围(1Hz~100kHz)。 ??成本低。R/CVcc Vin 8UT5 LM331/231/1311457IoIs foutGND 1脚:输出电流I0输出端。它是内部一个精密电流源的输出端。2脚:基准电流IS输出端。该脚对地电压的典型值为1.9V。在使用时,一般对 地接一电阻RS,其典型值取14kW,实际应用时取3.8kW~150kW。3脚:脉冲频率 输出端。该端子是内部一个三极管集电极,且集电极开路输 出。 故在使用时,一定要外接一上拉电阻。4脚:接地端(或负电源端)。 5脚:外接定时电阻和定时电容端。该脚是内部单稳态触发器的外接定时元 件端子。 6脚:阈值电压输入端。它是内部一个比较器的反相输入端,该端的电压与⑦ 脚输入电压相比较,并根据比较结果启动内部的单稳定时电路。58 7脚:被转换的外部电压输入端。8脚:正电源端。 LMx31系列V/F、F/V变换器的应用实例 1.组成V/F变换器+15VVCC_CIRCLE1Rt1Rc 10KVCC_CIRCLEVCC_CIRCLE 1Rin26.8K Cin1VCC_CIRCLE0.1?F ?3 1 RL 100K2LM331 4 22fOUTVin100K+15VCL1?F ? 161VCC_CIRCLE1M RW11 21RA 22K RB 4712K2 12RW2 5KRs Ct0.01?F ?-15V22785592 f OUT?1 2.09?RS RL?1 R tC t? V IN上 图是LMx31组成的简单的V/F变换器。图中RIN、CIN组成输入滤波 环节,RW1为调零电位器,RW2为转换增益调节,RW2要选用多圈电位 器。在CL上串联RB产生一个附加的滞后效应,改善线性度。RIN取100kW,使7脚的偏流能抵消6脚的偏流影响,以减小频率失调。 CIN取0.01~0.1mF,当输入信号纹波较大时,也可取1mF,但无论如何不 应使CIN&&CL,以防止VIN微小的变化会导致fOUT的瞬时停顿。按照电路 所示的元件值,该电路的指标:输入电压0~+10 V,输出频率为0~ 10kHz,非线性误差为0.03%。60 VCC_CIRCLE+15V R11 2 11R2 10K2Rt 8 6VCC_CIRCLE6.8K0.01?F ?210K1+5V510K Rc2CtVCC_CIRCLE12 122 LM331 3 7 1CFRw25K Rs12K 4f? OUT (1Hz? 100kHz)1VinVCC_CIRCLE 1R6 2.2K2100K Rin21RW1VCC_CIRCLER51R3 100K22 13100K21MR4 47KVCC_CIRCLE2-15V++15V13-220.0047?F ?66CA161 上图是LMx31组成的精密V/F变换器。该电路中主要是增加了积分器(由 A、CF构成)。因为是反相积分,故要求输入电压为负值。本电路指标: 输入电压0~-10V,输出频率为0~10kHz,非线性度可达±0.01%。2.组成F/V变换器V 0 ? f I ? 2 . 09VCC_CIRCLER F RtC t RS+15V1110K470pF f10K 7 6 8 LM331 1 4 3 Ct0.01?F ?1Rt 6.8K2225I2111RF 100K2VCC_CIRCLE VoVCC_CIRCLE12KCL0.1?F ?100K20.02?F ?26.8K121Rs65K22+3LF35662 十一 555/556集成定时器?? ?? ?? ?? ?? ?? ?? ¤? ? ?? ?? ?? ?? ?? ?8 1 8 7 2 3 4 6 5 176514 NE5568NE555 2 3 4 17(a) 1 ? ? 5 ?? ?? 2 ?? 3 ?? ¤? ?? 6 ?? ?? 7 ? ?? ??? ?? ?? ?? ?? ¤? ? ? ?? ?? ?? ?? ?? ? ? (b) 4 ?? ?? 8 ?? ??63 555/556集成定时器有双极型和单极型(CMOS型)两种。555/556表示双极型结 构;则表示采用CMOS工艺制成的。但不管采用何种制造工艺,它们 的管脚排列完全相同,国产型号与国外产品的管脚排列也一致,可互换使用。双极型555定时器与CMOS型555定时器二者的功能相同,外型和管脚排列 一致,在大多数应用场合下可直接代换。但二者采用的工艺不同,其性能 指标是有差异的,主要表现如下方面: ?CMOS型555定时器的功耗仅为双极型的几十分之一,静态电流仅为300mA, 为微功耗集成电路。 ?CMOS型555定时器的电源电压可低至2~3V,各输入端电流均为pA数量级。 ?CMOS型555定时器输出脉冲的上升沿和下降沿比双极型的要陡,转换时间 短。64 ??CMOS型555定时器在传输过渡时间里产生的尖峰电流小,仅为2~3mA, 而双极型555的尖峰电流高达300~400mA。 ??CMOS型555定时器的输入阻抗比双极型的高出几个数量级,高达1010W。 ??CMOS型555定时器的驱动能力差,输出电流仅为1~3mA,而双极型555 定时器的输出驱动电流可达200mA。通过以上两者的比较,可以得出:在要求定时时间长、功耗小、负载轻的 场合,宜选用CMOS型的555。而在负载重、要求驱动电流大的场合,宜选用双 极型的555。此外,由于双极型的尖峰电流大,在电路中应加电源滤波电容, 且容量要大。 CMOS型555定时器的输入阻抗高达1010W数量级,特别适合做长延时电路, RC时间常数可允许很大。65 水位自动控制器Vcc+12VVCC_CIRCLE11 ? ? ± ? ? ?R1 75K2J R2 25K 1N12M2R4 5.1KT2 16 NE555 3 2 1 5 C2A J B C2 12R31+ C110 ?F ?100K0.01?F ?663? ?220V? ? ? ?8050 简易电容测试仪Vcc+12V? ?? ????VCC_CIRCLE1 1111 2114 R1 13K 410 470 C3121001 2R3R55 1 4 2 R7 3 R8 R6SR950.01?F ?R4 1K1K 10K 100K1M22122R2 1.5K2NE556 8 6 2 7 3? C2 0.1?F 0.1?F C4 ?S? ?????? ???? § 1?F? ? ?10?F ? 0.1?F? ? ? ?1?F 0.01?F? ? ?0.1?F ? 1nF? ?0.01?F ?212 13 11 V??± ??í1 2 3 4 Ct± ?? ???? ?5100pF? ?1nF0.1?F ? C167 密码电子锁VCC_CIRCLEVcc +12V??? ??§1N40013DG6223 13DG121K11K21FA&BFA=BF A&BA&BA=B A&B A3 A2 A1 A0 B3 B2 B1 B0 A7 A6 A5 A4 B7 B6 B5 B4CD4585FA&B A&B CD4585 A=B A&B A3 A2 A1 A0 B3 B2 B1 B0 FA=B A3 A2 A1 A0 B3 B2 B1 B01F A&B10K2K7 K6K5 K4K3 K2 K1 K0S7 S6 S5S4S3 S2S1 S068 八路智力竞赛抢答器VCC_CIRCLE+VccVCC_CIRCLE+5V S1 D0 OE Q0 S2 S3 S4 S5 S6 S7 S8 D1 D2 Q1 Q2 8? ?1N41481 3 5 7 1 3 5 7 2 1 4 6 8 2 4L12L82k2 19013D3 Q3 LM373 D4 Q4 D5 D6 D7 G1 1 1 1 1 1 1 1Q5 Q6 Q78 12k2 1 9013S1? ? ? ? ? üR1? ?R8 1K2 2 2 2 2 2 2 274LS00 R921K? ? ? ? ? ?326369 数字音量控制电路2+ Ui10?F ?C1VCC_CIRCLE VCC_CIRCLE1R1121K1+ C3 422?F ? LD R CP +R10 8 100K2 2 21+5V+5V R11 10KU013R2 1K12 2R9 22K6 NE555 7 2 1 5 C674LS193 Q3 D0 D1 D2 D3 Q2S C5 +1?F ? VCC_CIRCLE12Q00.01?F ?112CD X2 X3 X4 X5 X6 X7A0 A1 A274LS138A B C1 1R5 1K12VEE INHVCC_CIRCLE-5VR6 1K12G2A X C2 +10?F ?G 2B U0R7 1K R8 1K1 12Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y71 1 1 1 1 11R4 1KR123 3 3 3 3 3 3 32R3 1KQ1+5V1k70 程控增益放大器 一般 RF=R ,所以电压放大倍数为:AV ? U U0 i? ? D0 22010? D1 21? ? ? D9 29UiVCC_CIRCLEIi+15V2RFB 13 12 14VccVCC_CIRCLED0 D11 2 D9 4 3VCC_CIRCLE71+3-AD752015V REF22I LM318 A6U0 (b) 74HC138(74LS138)集成译码器E3 E2 E1 Y0 Y1 Y2 74H C 138 Y 3 Y4 Y5 A0 Y6 A1 Y7 A2A0 A1 A2E11 2 3 4 5 6 7 81 6 V CC 15 Y 0 14 Y 1 13 Y 2 12 Y 3 11 Y 4 10 Y 5 9 Y6E2 E3 Y7 GND逻辑图引脚图 74HC138集成译码器& A0 1 1 & & & & & & E3E2& & & &Y0Y1 Y Y2A111A2113&YY1451 1 & 1& && &Y6Y7E1逻辑图 2、集成电路数据选择器8选1数据选择器74HC151D7 D6 D5 D4 D3 D2 D1 D0 EY74HC151YS2 S1 S0 74LS151功能框图 3、74LS151的功能表 ?当E=1时,Y=1 。 ?当E=0时Y ? S 2 S1 S 0 D0 ? S 2 S1 S 0 D1 ? S 2 S1 S 0 D 2 ? S2 S1S0 D3 ? S2 S1 S0 D4 ? S2 S1S0 D5 ? S2 S1 S0 D6 ? S2 S1S0 D7Y ?输 使 能 E H L 入 选 择 S1 S0 X L X L 输 Y L D0 出 Y HD0S2 X LLL L L L L LLL L H H H HLH H L L H HHL H L H L HD1D2 D3 D4 D5 D6 D7D1 D2D3i?0? Dim i7D4D5 D6D7 5、数据选择器74LS151的应用①数据选择器组成逻辑函数产生器 ?当E=0时: Y ? ? D i m i D7 D6 D5 D4 D3 D2 D1 D0 Ei?0 7?当D0 =D3=D5 = D7=0 Y 74LS151 Y?D1 =D2=D4= D6=1 时:Y ? m1 ? m2 ? m4 ? m6?当D0 =D3=D5 = D7=1 ?D1 =D2=D4= D6=0 时:Y ? m0 ? m3 ? m5 ? m7S2 S1 S0控制Di ,就可得到不同的逻辑函数。 总结: 利用8选1数据选择器组成函数产生器的一般步骤 a、将函数变换成最小项表达式b、将使器件处于使能状态c、地址信号S2、 S1 、 S0 作为函数的输入变量d、处理数据输入D0~D7信号电平。逻辑表达式中有mi ,则相应Di =1,其他的数据输入端均为0。 3 数值比较器数值比较器:对两个1位数字进行比较(A、B),以判断其大小的逻辑电路。1 位数值比较器(设计) 输入:两个一位二进制数 A、B。输出:F A&B =1,表示A大于BFA& B =1,表示A小于B FA = =1,表示A等于B B 1位数值比较器一位数值比较器真值表F A&B = A B FA& B = A B FA = = A B + AB B输 入 A 0 0 1 1B 1 &输 出 FA&B 0 0 1 0 FA&B 0 1 0 0 FA=B 1 0 0 1B 0 1 0 1F A> B ≥1F A=B& A 1F A< B 2 位数值比较器: 比较两个2 位二进制数的大小的电路 输入:两个2位二进制数 A=A1 A0 、B=B1 B0能否用1位数值比较器设计两位数值比较器? 用一位数值比较器设计多位数值比较器的原则当高位(A1、B1)不相等时,无需比较低位(A0、B0),高 位比较的结果就是两个数的比较结果。当高位相等时,两数的比较结果由低位比较的结果决定。 3 集成数值比较器(1. ) 集成数值比较器74LS85的功能 74LS85是四位数值比较器 ,其工作原理和两位数值比 较器相同。B3 IA< B IA =BA0 B0 IA> B IA< B IA =B A1 B1 A2 B2 A3 B31 2 3 4 16 15 14 13 12 11 10 9V CC A3 B2 A2 A1 B1 A0 B0IA> BFA>B 574LS85F A =B F A< B F A> BF A =B6FA<B 7 GND874LS85的示意框图74LS85的引脚图 4 算术运算电路1、半加器和全加器 两个4 位二进制数相加:@在两个1位二进制数相加时,不考虑低位来的进位的相加 ---半加 @在两个二进制数相加时,考虑低位进位的相加 ---全加 加法器分为半加器和全加器两种。半加器A HA B S全加器AiCSi FA CiBi C i-1 (1) 1位半加器(Half Adder)不考虑低位进位,将两个1位二进制数A、B相加的器件。 ? 半加器的真值表A BS ? A =1 半加器的真值表 ?B? 逻辑表达式A0 1B0 0&S0 1C0C =A BS ? AB? AB C = AB如用与非门实现最少要几个门?001111001? 逻辑图 (2)全加器(Full Adder)全加器能进行加数、被加数和低位来的进位信号相加,并根据求和结果给出该位的进位信号。全加器真值表A 0 0 0 0 1 1 1 1 B 0 0 1 1 0 0 1 1 C 0 1 0 1 0 1 0 1 S0 1 1 0 1 0 0 1SiBiC0 0 0 1 0 1 1 1Ai0 11 00 1C i-11 0CiBi0Ai0 1C i-11 10 10 于是可得全加器的逻辑表达式为S ? A B C i ? A B C i ? A B C i ? ABC ? A ? B ? CiiC o ? AB ? A B C i ? A BC ? AB ? ( A ? B ) C iiA B Ci? COA? B? COA ? B ? CiSA B CiCI?COAB( A ? B )C iS CO≥1Co? 你能用设计全加器吗?? 用这两种器件组成逻辑函数产生电 路,有什么不同?}

我要回帖

更多关于 电机驱动芯片有哪些 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信